Cypress Semiconductor enCoRe CY7C601xx Guide de l'utilisateur Page 30

  • Télécharger
  • Ajouter à mon manuel
  • Imprimer
  • Page
    / 62
  • Table des matières
  • MARQUE LIVRES
  • Noté. / 5. Basé sur avis des utilisateurs
Vue de la page 29
CY7C601xx
CY7C602xx
Document 38-16016 Rev. *C Page 30 of 62
Figure 9. Wakeup Timing
INT
SLEEP
PD
BANDGAP
CLK32K
SAMPLE
SAMPLE
LVD/POR
CPUCLK/
24MHz
BRA
BRQ
ENABLE
CPU
(Not to Scale)
Sleep Timer or GPIO
interrupt occurs
Interrupt is double sampled
by 32K clock and PD is
negated to system
CPU is restarted
after 90ms (nominal)
Vue de la page 29
1 2 ... 25 26 27 28 29 30 31 32 33 34 35 ... 61 62

Commentaires sur ces manuels

Pas de commentaire